然后cs放到低电平数字量第8位就输出到dataout端了,你把这个量读出来以后就可以给clk一个上升沿和一个下降沿,然后读第7位,以此类推直到8位都读完,然后cs放到低电平数字量第8位就输出到dataout端了,你把这个量读出来以后就可以给clk一个上升沿和一个下降沿,然后读第7位,以此类推直到8位都读完,TLC549芯片的CLK引脚怎么用。

用FPGA做数据采集,每周期采128个,采完的数通过FIFO送给NIOS2,可NIOS2...

1、用FPGA做数据采集,每周期采128个,采完的数通过FIFO送给NIOS2,可NIOS2...

速度要设定时钟后执行TimeQuest看结果报告。你这个速度没有多高,不会有问题。不行在什么地方?每次检测FIFOempty=0(FIFO里有数据),有数据才读,没数据就不读。是一直没有数据?还是什么情况?再不行生成FIFO的时候输出个FIFO里的数据个数端口,NIOS可以读一下看看FIFO里有没有数。还可能是输入快了!因为NIOS一个读指令要好多个时钟才能执行完。你FIFO输入那里要几十个时钟输入一个数才行。看是否FIFOOverflow了。再不行用SignalTapII看FIFO输入和输出波形

2、TLC549芯片的CLK引脚怎么用?算是输入还是输出?

这个芯片是模拟量转数字量用的。clk是输入,接一个<1.1MHz的时钟授人以鱼不如授人以渔,给你个芯片资料教教你怎么看。http://www.21icsearch.com/download.asp?id=846966你看第三页最上边的时序图,你先把clk放到低电平,然后给cs高电平,等17*36微秒时间让芯片测量模拟量。然后cs放到低电平数字量第8位就输出到dataout端了,你把这个量读出来以后就可以给clk一个上升沿和一个下降沿,然后读第7位,以此类推直到8位都读完,每次给clk上升沿的时候dataout会开始变成下一。


文章TAG:tlc549为什么8位  引脚  tlc549  clk  
下一篇