上拉电阻和下拉电阻,一般对于ttl电平来说,上啦电阻就是接5v,下拉电阻接地,很多电路中上拉电阻和下拉电阻是协调作用,例如模拟电路中的晶体管基极电位,就是由上拉电阻和下拉电阻分压而设定晶体管的静态直流工作点什么是上拉电阻和下拉电阻,都有什么用,什么是上拉电阻和下拉电阻。
在数字电路中,上拉电阻(英语:Pull-upresistors)是当某输入埠未连接设备或处于高阻抗的情况下,一种用于保证输入讯号为预期逻辑电平的电阻组件。他们通常在不同的逻辑器件之间工作,提供一定的电压讯号。同样的,一个下拉电阻(Pull-downresistor)以类似的方式工作,不过是与地(GND)连接。它可以使逻辑讯号保持在接近0伏特的状态,即使没有活动的设备连接在其所在的引脚上
是,主要是TTL电平与CMOS电平之间不能很好地兼容,TTL高电平才0.3-3.6伏,而CMOS高电平则需要6-12伏,所以直接把TTL电平加入CMOS电路中是不行的,需要上拉电阻拉高电平。但是CMOS电平直接加入TTL电路中是可以的,不需拉低电平
3、什么是上拉电阻和下拉电阻,都有什么用?上拉电阻和下拉电阻,一般对于ttl电平来说,上啦电阻就是接5v,下拉电阻接地。作用是,简单举一个例子,比如cpu的看门狗复位是低电平有效。为了保证正常工作时复位信号为高,就需要接一个上拉电阻,把复位信号连到5v,这样,不复位的时候,复位信号为高,复位的时候,输出就是低。主要是保证电平状态
4、电路中为什么要上拉电阻和下拉电阻?对于某些集成电路或晶体管电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路增强其电流通道。如果不用,会降低电路的执行能力,例如驱动能力不足或欠驱动状态,导致工作失常,不能准确完成设计者意图。同理,下拉电阻是为了帮助晶体管或集成电路分流亦或是确保电路准确达到设计低电平位,防止误触发或灌电流损坏电路。很多电路中上拉电阻和下拉电阻是协调作用,例如模拟电路中的晶体管基极电位,就是由上拉电阻和下拉电阻分压而设定晶体管的静态直流工作点
5、什么是上拉电阻和下拉电阻?(最好有图说明上拉电阻是输出端和电源正极之间的电阻,当输出管截止时,电流为0,上拉位电阻无压降,此时输出为高电平。下拉电阻则是接在输出端和电源负极(地)之间的电阻,当输出管截止时,电流为0,电位为地电位,此时输出为低电平,当输出为低电平时,它能使得输出端切实达到低电。
文章TAG:什么是上拉电阻和下拉电阻 电阻 搞定 电路